FAMILIAS LOGICAS

Get Started. It's Free
or sign up with your email address
FAMILIAS LOGICAS by Mind Map: FAMILIAS LOGICAS

1. DEFINICION

1.1. Una familia lógica es una colección de CIs que tienen características eléctricas similares en sus entradas, salidas y circuitería interna, pero que realizan diferentes funciones lógicas.

2. CARACTERISTICAS

2.1. niveles logicos de tensión

2.2. tensiones umbral

2.3. margenes de ruido

2.4. abanico de entrada (fan- in)

2.5. abanico de salida (fan- out)

2.6. tiempo de propagación

2.7. potencia consumida

3. ESTRUCTURA

3.1. SSI

3.1.1. pequeña escala de integración N <12

3.2. MSI

3.2.1. mediana escala de integración N <100

3.3. LSI

3.3.1. gran escala de integración N <10,000

3.4. VLSI

3.4.1. muy gran escala de integración N <100,000

3.5. ULSI

3.5.1. ultra gran escala de integración N >100,000

4. CLASIFICACION

4.1. familias logicas pasivas

4.1.1. resistivas

4.1.2. de diodos

4.2. familias logicas activas

4.2.1. bipolares

4.2.1.1. RTL

4.2.1.1.1. lógica resistencia-transistor

4.2.1.1.2. FUNCIONAMIENTO

4.2.1.1.3. CARACTERISTICAS

4.2.1.2. DTL

4.2.1.2.1. lógica diodo-transistor

4.2.1.2.2. FUNCIONAMIENTO

4.2.1.2.3. CARACTERISTICAS

4.2.1.2.4. VENTAJA

4.2.1.2.5. DESVENTAJA

4.2.1.3. TTL

4.2.1.3.1. lógica transistor-transistor

4.2.1.3.2. CARACTERISTICAS

4.2.1.3.3. SERIES

4.2.1.3.4. VERSIONES

4.2.1.3.5. VENTAJA

4.2.1.3.6. DESVENTAJA

4.2.1.3.7. APLICACIONES

4.2.1.4. ECL

4.2.1.4.1. lógica emisor-acoplado

4.2.1.4.2. CARACTERISTICAS

4.2.1.4.3. VENTAJA

4.2.1.4.4. DESVENTAJA

4.2.1.4.5. APLICACIONES

4.2.1.5. HTL

4.2.1.5.1. lógica alto-umbral

4.2.1.6. IIL

4.2.1.6.1. lógica integrado-inyección

4.2.1.7. DCTL

4.2.1.7.1. lógica directo-acoplado-transistor

4.2.2. MOSFET

4.2.2.1. NMOS

4.2.2.1.1. FUNCIONAMIENTO

4.2.2.2. PMOS

4.2.2.2.1. FUNCIONAMIENTO

4.2.2.3. CMOS

4.2.2.3.1. APLICACIONES

4.2.2.3.2. VENTAJA

4.2.2.3.3. DESVENTAJA

4.2.2.3.4. SERIE

4.2.2.3.5. CUIDOS

4.2.3. BiCMOS

4.2.3.1. DEFINICION

4.2.3.1.1. tecnología de fabricación de circuitos integrados que combina las ventajas de las tecnologías bipolar y CMOS integrándolas juntas en un mismo wafer.

4.2.3.2. VENTAJA

4.2.3.2.1. amplificadores con un alto ancho de banda

4.2.3.2.2. circuitos lógicos con alta velocidad de conmutación.

4.2.3.3. DESVENTAJA

4.2.3.3.1. aumenta el número de etapas del proceso de fabricación y en consecuencia su costo

4.2.3.4. SERIE

4.2.3.4.1. 74LVT

4.2.3.4.2. 74ALVT

4.3. DISPOSITIVOS ESPECIALES

4.3.1. COLECTOR ABIERTO

4.3.1.1. DEFINICION

4.3.1.1.1. Las compuertas con colector o drenador abierto, son un tipo de compuertas lógicas cuya salida esta externalizada, es decir abierta o sin resistencia en el colector del transistor de salida . Al realizar este tipo de circuito integrado, se deja la posibilidad al usurio de utilizar el valor de resistencia apropiado según sus necesidades y requrimientos de diseño.

4.3.1.2. UTILIDAD

4.3.1.2.1. Fijar los valores altos y bajos de tensión según mis necesidades. Ademas esto permite para el acoplamiento entre compuertas lógicos con niveles altos distintos.

4.3.1.2.2. Garantizar la corriente de salida necesaria para conectar varias compuertas logicas, a la salida de esta.

4.3.1.2.3. Conexión de varias compuertas con salida en colector abierto a un mismo bus de datos. Al comprtir la resistencia externa en el colector se crea una compuerta “wired” es decir que la función logica entre las compuertas conectadas, se da en el cable.

4.3.2. BUFER

4.3.2.1. DEFINICION

4.3.2.1.1. Es un circuito lógico diseñado para tener una corriente de salida o capacidad de voltaje mayor que un circuito lógico común y corriente.

4.3.2.2. DISPOSITIVOS

4.3.2.2.1. 7406

4.3.2.2.2. 7407

4.3.2.2.3. 74HC05

4.3.3. SCHMITT TRIGGER

4.3.3.1. FUNCIONAMIENTO

4.3.3.1.1. El schmitt trigger usa la histéresis para prevenir el ruido que podría tapar a la señal original y que causaría falsos cambios de estado si los niveles de referencia y entrada son parecidos.

4.3.3.2. DISPOSITIVO

4.3.3.2.1. 7414

4.3.3.2.2. 7413

4.3.3.2.3. 74132

4.3.4. TRIESTADOS

4.3.4.1. DEFINICION

4.3.4.1.1. la lógica triestado permite puertos de salida con valor 0,1 ó Hi-Z (High Impedance)

4.3.4.2. FUNCIONAMIENTO

4.3.4.2.1. Un buffer triestado se diseña normalmente de modo que el retardo de habilitación de salida (de Hi-Z a Alto o Bajo) sea un poco más largo que el retardo de deshabilitación de salida (de Alto o Bajo a Hi-Z). Así, si un circuito de control activa la entrada de habilitación de salida de un dispositivo al mismo tiempo que desactiva la entrada de habilitación de un segundo dispositivo, al tener un retardo de deshabilitación de salida más corto se puede asegurar que antes de que el primer dispositivo ponga un nivel Alto o Bajo en el bus, el segundo dispositivo se encontrará en estado de alta impedancia.

4.3.4.3. DISPOSITIVOS

4.3.4.3.1. 74125

4.3.4.3.2. 74126