Get Started. It's Free
or sign up with your email address
Segmentación by Mind Map: Segmentación

1. Rendimiento

1.1. Productividad incrementada

1.2. Tiempo de instrucción única empeora

1.2.1. Hardware adicional

1.3. Speedup = Tmulticiclo / Tsegmentado

1.4. Pipelining

1.4.1. Hardware NO replicado

1.4.2. Dividido en varias etapas especializadas

1.5. Arq. Paralelas

1.5.1. Hardware replicado

1.5.2. Ejecución simultanea

2. Riesgos

2.1. Estructurales

2.1.1. Dos o más instrucciones necesitan usar el mismo recurso al mismo tiempo

2.1.2. Soluciones

2.1.2.1. Duplicar hardware

2.1.2.2. Separar memoria de instrucciones y datos

2.1.2.3. Banco de registros

2.1.2.3.1. Turnos de lectura/escritura

2.1.2.3.2. Escrituras en primera mitad del ciclo de reloj

2.1.2.3.3. Lecturas en la segunda mitad

2.2. Datos

2.2.1. Dos o más instrucciones con dependencias de datos

2.2.2. Read After Write

2.2.3. Write After Read

2.2.4. Write After Write

2.2.5. Soluciones

2.2.5.1. Software

2.2.5.1.1. Prevención

2.2.5.2. Hardware

2.2.5.2.1. Detener pipeline

2.2.5.2.2. Data fordwarding

2.3. Control

2.3.1. Una instrucción modifica el valor de PC

2.3.2. BEQ carga PC en etapa M

2.3.3. Soluciones

2.3.3.1. Hardware adicional

2.3.3.1.1. Ciclos de espera

2.3.3.1.2. Calculo de dirección de salto

2.3.3.1.3. Evaluador de condición

2.3.3.2. Predicción de salto

2.3.3.2.1. Tomado

2.3.3.2.2. No tomado

2.3.3.3. Compilador

2.3.3.3.1. Salto retardad

3. Paralelismo

3.1. Implícito

3.1.1. Segmentación

3.2. Explícito

3.2.1. SIMD

3.2.1.1. Una instrucción con múltiples datos

3.2.1.1.1. 3Dnow

3.2.1.1.2. SSE

3.2.2. MISD

3.2.2.1. Múltiples instrucciones, datos simples

3.2.3. MIMD

3.2.3.1. Múltiples instrucciones, múltiples datos

4. Tipos de procesdores

4.1. Secuenciales

4.1.1. No comienza una nueva instrucción hasta terminar la actual

4.1.2. Monociclo

4.1.3. Multiciclo

4.2. Segmentados

4.2.1. Permite solapar la ejecución de varias instrucciones

4.2.2. Pipelining

4.2.2.1. Dividir una función en subfunciones independientes

4.2.2.2. Similar a una cadena de montaje

4.2.2.3. El encauzamiento consigue mejoras de rendimiento

4.2.2.4. En cada etapa se las instrucciones usan los recursos disponibles libres de conflictos

5. Conceptos

5.1. Memorias de instrucciones y datos separadas

5.2. La escritura de registros en la primera mitad del ciclo y lectura en la segunda

5.3. Multiplexor de fetching

5.4. Incremento de PC y comparaciones BEQ simultaneas con restador adicional para etapa X

5.5. Registros de segmentación

6. Excepciones

6.1. Registro de excepción

6.2. Vector de interrupciones

6.3. La ruta de datos se debe adaptar

6.4. Hardware

6.4.1. Detener instrucción de fallo

6.4.2. Completar instrucciones anteriores

6.4.3. Guardar causa

6.4.4. Salvar PC

6.4.5. Saltar a dirección de recuperación

6.5. SO

6.5.1. Analizar causa