Familia TTL y CMOS

Comienza Ya. Es Gratis
ó regístrate con tu dirección de correo electrónico
Familia TTL y CMOS por Mind Map: Familia TTL y CMOS

1. TTL

2. CMOS

3. Ventajas

4. Ventajas

5. -El menor producto retardo por disipación de potencia -Buena flexibilidad lógica -Baja impedancia de salida -Buena inmunidad al ruido -La tecnología TTL tiene mayor inmunidad al ruido. -Menor retraso de propagación. -Permite desarrollar mas funciones. -Su rapidez es incomparable con otras familias lógicas.

6. -El bajo consumo de potencia estática, gracias a la alta impedancia de entrada de lostransistores de tipo MOSFET y a que, en estado de reposo, un circuito CMOS sóloexperimentará corrientes parásitas. Esto es debido a que en ninguno de los dosestados lógicos existe un camino directo entre la fuente de alimentación y el terminalde tierra, o lo que es lo mismo, uno de los dos transistores que forman el inversorCMOS básico se encuentra en la región de corte en estado estacionario. -Gracias a su carácter regenerativo, los circuitos CMOS son robustos frente a ruido odegradación de señal debido a la impedancia del metal de interconexión. -Los circuitos CMOS son sencillos de diseñar. -La tecnología de fabricación está muy desarrollada, y es posible conseguir densidadesde integración muy altas a un precio mucho menor que otras tecnologías.

7. Desventajas

8. Desventajas

9. -La disipación de potencia. -Muy altos costos de fabricación. -Su voltaje de alimentación es negativo al igual que los niveles lógicos. -No son compatibles con las de más familias lógicas.

10. Debido al carácter capacitivo de los transistores MOSFET, y al hecho de que estos sonempleados por duplicado en parejas nMOS-pMOS, la velocidad de los circuitos CMOSes comparativamente menor que la de otras familias lógicas-Son vulnerables a latch-up: Consiste en la existencia de un tiristor parásito en laestructura CMOS que entra en conducción cuando la salida supera la alimentación.Esto se produce con relativa facilidad debido a la componente inductiva de la red dealimentación de los circuitos integrados -El latch-up produce un camino de baja resistencia a la corriente de alimentación queacarrea la destrucción del dispositivo. Siguiendo las técnicas de diseño adecuadaseste riesgo es prácticamente nulo. Generalmente es suficiente con espaciar contactosde sustrato y pozos de difusión con suficiente regularidad, para asegurarse de que estásólidamente conectado a masa o alimentación. -Según se va reduciendo el tamaño de los transistores, las corrientes parásitasempiezan a ser comparables a las corrientes dinámicas (debidas a la conmutación delos dispositivos).

11. Loscircuitos TTL utilizan transistores bipolares y algunas resistencias de polarización. Latensión nominal de alimentación de los circuitos TTL son 5 V DC. La familia TTL tiene unalista extensa de funciones digitales y es comúnmente la familia lógica más popular.

12. Contiene la mayor parte de los equivalentes chips TTL. Los chips CMOS tienen mucha menor necesidad de energía (consumen sobre 1 mA) y operan con un gran rango de voltajes de alimentación (normalmente de 3 a 18 voltios).