Быстрое прототипирование встраиваемых процессоров дискретного косинусного преобразования для тран...

Начать. Это бесплатно
или регистрация c помощью Вашего email-адреса
Быстрое прототипирование встраиваемых процессоров дискретного косинусного преобразования для трансформационного кодирования изображений создатель Mind Map: Быстрое прототипирование встраиваемых процессоров дискретного косинусного преобразования для трансформационного кодирования изображений

1. Способы и структурные решения вычисления дискретного косинусного преобразования для приложения сжатия

1.1. Трансформационное кодирование изображений на основе ДКП

1.1.1. Схема трансформационного кодирования

1.1.2. Мотивация построения кодера изображений по схеме L2L: lossless-to-lossy

1.1.3. Основные типы и свойства ДКП

1.2. Быстрые алгоритмы ДКП

1.2.1. Вычислительная сложность алгоритмов ДКП

1.2.2. Алгоритм ДКП Веттерли и Лайтенберга

1.2.3. Алгоритм ДКП Лофлера

1.2.4. Алгоритм Линцера – Фейга

1.3. Методы структурного построения вращений Гивенса на арифметике с фиксированной запятой

1.3.1. Метод «цифра за цифрой», или CORDIC-алгоритм

1.3.2. Лестничная схемная параметризация

1.3.3. Представление нетривиальных множителей на основе алгебраического кодирования

1.3.4. Распределенная арифметика

1.4. Обратимый преобразователь на основе лестничной структурной параметризации

1.4.1. Определение лестничной структурной параметризации

1.4.2. Блочная лестничная структурная параметризация

2. Методы быстрого прототипирования процессоров ДКП для систем трансформационного кодирования изображений по схеме L2L

2.1. Постановка задачи

2.2. Целочисленное ДКП для кодирования изображений по схеме L2L

2.2.1. Прямая блочная лестничная структурная параметризация ДКП-ОДКП

2.2.2. Целочисленное ДКП на основе параметризации ДКП-ОДКП

2.2.3. Схема двумерного преобразования блочной лестничной структурной параметризации ДКП-ОДКП

2.3. Процессор декоррелирующего преобразования изображений на основе ДКП-ОДКП по схеме L2L

2.3.1. Структура вычислительного модуля

2.3.2. Организация вычислительного процесса прямого и обратного декоррелирующего преобразования

2.4. Выбор оптимального структурного решения процессора ДКП

2.4.1. Оценка эффективности процессора ДКП

2.4.2. Формулировка многокритериальной задачи оптимизации синтеза целочисленных ДКП

2.4.3. Алгоритм структурного синтеза встраиваемых процессоров ДКП

2.5. Этапы функционально-архитектурного проектирования встраиваемых процессоров ДКП

3. Структурные решения процессоров вычисления дискретного косинусного преобразования на арифметике с фиксирвоанной запятой

3.1. Структуры ДКП процессоров на распределенной арифметике

3.1.1. Структурная факторизация модифицированных схем ДКП Лофлера

3.1.2. Быстрый алгоритм целочисленной аппроксимации ДКП и ОДКП

3.2. Лестничная схемная параметризация алгоритмов ДКП

3.2.1. Лестничная схемная параметризация модифицированной структуры ДКП II Лофлера

3.2.2. Модифицированная схема ДКП Лофлера с рациональными коэффициентами

3.3. Конвейерный процессор вычисления 8-ДКПII с рациональными коэффициентами

3.4. Архитектура универсального процессора вычисления прямого и обратного ДКП

3.4.1. Математическая модель вычислителя универсального модуля прямого и обратного ДКП

3.4.2. Структурные решения компонентов универсального процессора прямого и обратного ДКП

4. Экспериментальные исследования системы компрессии изображений на основе универсального процессора ДКП-ОДКП

4.1. Архитектура системы компрессии на основе универсального ДКП-ОДКП процессора

4.2. Экспериментальные результаты системы сжатия данных на основе универсального ДКП-ОДКП процессора

4.2.1. Экспериментальные результаты в режиме без потерь данных на основе двумерной блочной лестничной структурной параметризации

4.2.2. Экспериментальные результаты в режиме с потерями данных на основе двумерного ДКП

5. Быстрое прототипирование встраиваемых ДКП процессоров на ПЛИС

5.1. Аппаратная платформа для быстрого прототипирования систем на кристалле ПЛИС FPSoC

5.1.1. Анализ структурных решений ДКП процессоров на основе распределенной арифметики

5.1.2. Поиск оптимального структурного решения ДКП процессора методом множителей Лагранжа

5.1.3. Экспериментальные результаты и выбор оптимальной FPGA архитектуры конвейерного процессора ДКП

5.1.4. Анализ экспериментальных результатов универсального процессора ДКП-ОДКП

5.1.5. Анализ эффективности выбранных реализаций ДКП процессора

5.2. Анализ FPGA реализаций ДКП процессора

5.3. Реализация прототипа FPSoC-кодера изображения на основе софт-процессора MicroBlaze и процессора ДКП-ОДКП