Capacidad de la unidad central de procesamiento

Comienza Ya. Es Gratis
ó regístrate con tu dirección de correo electrónico
Rocket clouds
Capacidad de la unidad central de procesamiento por Mind Map: Capacidad de la unidad central de procesamiento

1. Arquitectura del microprocesador

1.1. Tipo de cojunto de instrucciones

1.1.1. Risc: computadora de conjunto de instrucciones reducidas

1.1.2. Cisc: computadora de conjuto de instrucciones complejas

1.2. Acceso a memoria

2. Ciclo de ejecucion de un programa

2.1. Ciclo de obtencion Fetch

2.1.1. Toma la instruccion requerida de la memoria y la guarda en el registro de instruciones

2.2. Ciclo de decodificacion (Decode)

2.2.1. Busca la instrucion almacenada en el registro de instruciones y determina que instrucion ejecutara

2.3. Ciclo de ejecucion (Execute)

2.3.1. Realiza la acciones determinadas por la instrucion

3. Programa listado

3.1. 1er Ciclo del reloj

3.1.1. 1ra instrucción; MOV, AL 6;

3.1.1.1. 1ro B.I: Busqueda de la instruccion

3.1.1.2. 2do DEC: Decodificacion

3.1.1.3. 3ra EJE: Ejecucion

3.1.1.4. 4ta ESC: Escribir la instruccion

3.1.1.5. Mover el contenido de la memoria 6, al registro Al y escribir la intruccion

3.2. 2do Ciclo del reloj

3.2.1. 2da instruccion; MOV, BL, 7;

3.2.1.1. Mover el contenido de la memoria 7, al registro BL y escribir la intruccion

4. Arquitectura de acceso a memoria

4.1. Arquitectura Harvard

4.1.1. Utiliza 2 dispositivos de memoria separado y divide la memoria cache, uno para instrucciones y otro para datos

4.2. Arquitectura Von neuman

4.2.1. utiliza solo un dispositivo de acceso a la memoria

5. Ejecucion de instrucciones de programa

5.1. Este involucra

5.1.1. Registro del prosesador

5.1.2. Unidad de control

5.1.3. Unidad aritmetica logica

5.1.4. Memoria

5.1.5. Buses